首页> 外文OA文献 >A programmable BIST architecture for clusters of Multiple-Port SRAMs
【2h】

A programmable BIST architecture for clusters of Multiple-Port SRAMs

机译:适用于多端口SRAM群集的可编程BIST体系结构

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

This paper presents a BIST architecture, based on a single microprogrammable BIST processor and a set of memory wrappers, designed to simplify the test of a system containing many distributed multi-port SRAMs of different sizes (number of bits, number of words), access protocol (asynchronous, synchronous), and timing
机译:本文提出了一种BIST架构,该架构基于单个微可编程BIST处理器和一组内存包装器,旨在简化对包含许多不同大小(位数,字数),访问量的分布式多端口SRAM的系统的测试。协议(异步,同步)和定时

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号